数据采集与处理
數據採集與處理
수거채집여처리
JOURNAL OF DATA ACQUISITION & PROCESSING
2004年
1期
95-98
,共4页
费瑞霞%朱恩%周忻%赵文虎%王志功
費瑞霞%硃恩%週忻%趙文虎%王誌功
비서하%주은%주흔%조문호%왕지공
64 b/66 b编码%并行处理方法%扰码器%变速箱
64 b/66 b編碼%併行處理方法%擾碼器%變速箱
64 b/66 b편마%병행처리방법%우마기%변속상
提出了一种并行处理的编解码方案.采用这种方案,设计了万兆以太网10 G BASE-R标准的物理编码子层发送端芯片.芯片由64 b/66 b编码、扰码和变速箱3部分组成.考虑到测试问题,该芯片内置了伪随机码数据源.这种方案的优点是逻辑简单、速度快.芯片采用TSMC 0.18 μm CMOS工艺,用全定制方式实现.芯片引脚分布时参照PLCC48规格.
提齣瞭一種併行處理的編解碼方案.採用這種方案,設計瞭萬兆以太網10 G BASE-R標準的物理編碼子層髮送耑芯片.芯片由64 b/66 b編碼、擾碼和變速箱3部分組成.攷慮到測試問題,該芯片內置瞭偽隨機碼數據源.這種方案的優點是邏輯簡單、速度快.芯片採用TSMC 0.18 μm CMOS工藝,用全定製方式實現.芯片引腳分佈時參照PLCC48規格.
제출료일충병행처리적편해마방안.채용저충방안,설계료만조이태망10 G BASE-R표준적물리편마자층발송단심편.심편유64 b/66 b편마、우마화변속상3부분조성.고필도측시문제,해심편내치료위수궤마수거원.저충방안적우점시라집간단、속도쾌.심편채용TSMC 0.18 μm CMOS공예,용전정제방식실현.심편인각분포시삼조PLCC48규격.