小型微型计算机系统
小型微型計算機繫統
소형미형계산궤계통
MINI-MICRO SYSTEMS
2007年
8期
1508-1511
,共4页
顾叶华%曾晓洋%韩军%麻永新%陈俊%王晶
顧葉華%曾曉洋%韓軍%痳永新%陳俊%王晶
고협화%증효양%한군%마영신%진준%왕정
OMA DRM 2%RSA%AES%SHA-1%FPGA%数字版权保护
OMA DRM 2%RSA%AES%SHA-1%FPGA%數字版權保護
OMA DRM 2%RSA%AES%SHA-1%FPGA%수자판권보호
根据OMA DRM 2标准提出了一种适用于移动通信终端的数字版权保护SoC设计方案,并在Altera的Stratix EP1S80B956C6 FPGA开发板上获得验证.该方案针对实际应用进行了合理的软硬件划分.其硬件结构基于AMBATM总线,包括一个32位RISC CPU,一个可以执行RSA、AES和SHA-1运算的DRM Agent硬件加速器,一个高性能的真随机数发生器和一系列的接口.基于SMIC 0.25μm标准CMOS工艺,本设计可以工作在76MHz的频率下,面积约为120Kgates,适合低成本应用.此外,本设计增加了存储器保护电路来提高平台的安全性,采用门控时钟的方法降低功耗,具有良好的应用前景.
根據OMA DRM 2標準提齣瞭一種適用于移動通信終耑的數字版權保護SoC設計方案,併在Altera的Stratix EP1S80B956C6 FPGA開髮闆上穫得驗證.該方案針對實際應用進行瞭閤理的軟硬件劃分.其硬件結構基于AMBATM總線,包括一箇32位RISC CPU,一箇可以執行RSA、AES和SHA-1運算的DRM Agent硬件加速器,一箇高性能的真隨機數髮生器和一繫列的接口.基于SMIC 0.25μm標準CMOS工藝,本設計可以工作在76MHz的頻率下,麵積約為120Kgates,適閤低成本應用.此外,本設計增加瞭存儲器保護電路來提高平檯的安全性,採用門控時鐘的方法降低功耗,具有良好的應用前景.
근거OMA DRM 2표준제출료일충괄용우이동통신종단적수자판권보호SoC설계방안,병재Altera적Stratix EP1S80B956C6 FPGA개발판상획득험증.해방안침대실제응용진행료합리적연경건화분.기경건결구기우AMBATM총선,포괄일개32위RISC CPU,일개가이집행RSA、AES화SHA-1운산적DRM Agent경건가속기,일개고성능적진수궤수발생기화일계렬적접구.기우SMIC 0.25μm표준CMOS공예,본설계가이공작재76MHz적빈솔하,면적약위120Kgates,괄합저성본응용.차외,본설계증가료존저기보호전로래제고평태적안전성,채용문공시종적방법강저공모,구유량호적응용전경.