现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2009年
21期
186-188,203
,共4页
范晓东%蔡德林%桂岳%梁本仁
範曉東%蔡德林%桂嶽%樑本仁
범효동%채덕림%계악%량본인
FIR滤波器%FPGA%并行分布式算法%Matlab%QuartusⅡ
FIR濾波器%FPGA%併行分佈式算法%Matlab%QuartusⅡ
FIR려파기%FPGA%병행분포식산법%Matlab%QuartusⅡ
阐述了有限冲击响应(FIR)低通滤波器的窗函数设计方法,利用并行分布式算法在现场可编程门阵列上实现了32阶FIR低通滤波器.采用Altera公司中Stratix系列芯片内部的ROM实现了一种基于查找表结构的FIR数字滤波器,从而将卷积运算变换成一种查表后的加法运算,提高了运算速度,节省了逻辑单元.仿真结果表面,基于并行分布式算法的FIR滤波器最大处理速度可以达到200 MHz.
闡述瞭有限遲擊響應(FIR)低通濾波器的窗函數設計方法,利用併行分佈式算法在現場可編程門陣列上實現瞭32階FIR低通濾波器.採用Altera公司中Stratix繫列芯片內部的ROM實現瞭一種基于查找錶結構的FIR數字濾波器,從而將捲積運算變換成一種查錶後的加法運算,提高瞭運算速度,節省瞭邏輯單元.倣真結果錶麵,基于併行分佈式算法的FIR濾波器最大處理速度可以達到200 MHz.
천술료유한충격향응(FIR)저통려파기적창함수설계방법,이용병행분포식산법재현장가편정문진렬상실현료32계FIR저통려파기.채용Altera공사중Stratix계렬심편내부적ROM실현료일충기우사조표결구적FIR수자려파기,종이장권적운산변환성일충사표후적가법운산,제고료운산속도,절성료라집단원.방진결과표면,기우병행분포식산법적FIR려파기최대처리속도가이체도200 MHz.