电子器件
電子器件
전자기건
JOURNAL OF ELECTRON DEVICES
2008年
2期
724-727
,共4页
全搜索块匹配%运动估计%低功耗%IP核
全搜索塊匹配%運動估計%低功耗%IP覈
전수색괴필배%운동고계%저공모%IP핵
根据全搜索块匹配算法,提出了一种解析度可调的高效低功耗运动估计IP核结构.该结构用于处理8×8宏块并且搜索区域为[-7,7].设计采用了蛇形寄存器组和二维脉动阵列结构,在提高计算速度的同时极大的减少了输入数据带宽.设计采用低功耗设计技术大幅减低了电路的功耗.IP核在FPGA上验证通过,该电路的工作频率在80 MHz的时候就可以满足帧率为25 frame/s和帧尺寸为720×576的视频序列的实时压缩处理要求.
根據全搜索塊匹配算法,提齣瞭一種解析度可調的高效低功耗運動估計IP覈結構.該結構用于處理8×8宏塊併且搜索區域為[-7,7].設計採用瞭蛇形寄存器組和二維脈動陣列結構,在提高計算速度的同時極大的減少瞭輸入數據帶寬.設計採用低功耗設計技術大幅減低瞭電路的功耗.IP覈在FPGA上驗證通過,該電路的工作頻率在80 MHz的時候就可以滿足幀率為25 frame/s和幀呎吋為720×576的視頻序列的實時壓縮處理要求.
근거전수색괴필배산법,제출료일충해석도가조적고효저공모운동고계IP핵결구.해결구용우처리8×8굉괴병차수색구역위[-7,7].설계채용료사형기존기조화이유맥동진렬결구,재제고계산속도적동시겁대적감소료수입수거대관.설계채용저공모설계기술대폭감저료전로적공모.IP핵재FPGA상험증통과,해전로적공작빈솔재80 MHz적시후취가이만족정솔위25 frame/s화정척촌위720×576적시빈서렬적실시압축처리요구.