微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2008年
24期
242-244,168
,共4页
维特比%判决方式%回溯长度%全并行%基四算法
維特比%判決方式%迴溯長度%全併行%基四算法
유특비%판결방식%회소장도%전병행%기사산법
针对IEEE802.11a协议物理层高速卷积码解码器最高54M速率的需求,设计了高速Viterbi译码器.首先提出一种新型基四的Viterbi译码算法,采用大量存储器代替运算逻辑单元,提高速度;同时对回溯算法也作了改进,使用IP核双口RAM完成高速回溯.接着通过算法仿真完成算法的验证,采用优化的硬件实现方案,以64路全并行结构完成了高速基四算法的Viterbi译码器的设计,并将该设计应用到实际工程中.
針對IEEE802.11a協議物理層高速捲積碼解碼器最高54M速率的需求,設計瞭高速Viterbi譯碼器.首先提齣一種新型基四的Viterbi譯碼算法,採用大量存儲器代替運算邏輯單元,提高速度;同時對迴溯算法也作瞭改進,使用IP覈雙口RAM完成高速迴溯.接著通過算法倣真完成算法的驗證,採用優化的硬件實現方案,以64路全併行結構完成瞭高速基四算法的Viterbi譯碼器的設計,併將該設計應用到實際工程中.
침대IEEE802.11a협의물리층고속권적마해마기최고54M속솔적수구,설계료고속Viterbi역마기.수선제출일충신형기사적Viterbi역마산법,채용대량존저기대체운산라집단원,제고속도;동시대회소산법야작료개진,사용IP핵쌍구RAM완성고속회소.접착통과산법방진완성산법적험증,채용우화적경건실현방안,이64로전병행결구완성료고속기사산법적Viterbi역마기적설계,병장해설계응용도실제공정중.