核电子学与探测技术
覈電子學與探測技術
핵전자학여탐측기술
NUCLEAR ELECTRONICS & DETECTION TECHNOLOGY
2010年
9期
1255-1259
,共5页
郝魁红%朱海港%李炎钧%柏昊
郝魁紅%硃海港%李炎鈞%柏昊
학괴홍%주해항%리염균%백호
数据采集%FPCA%Verilog HDL%康普顿背散射
數據採集%FPCA%Verilog HDL%康普頓揹散射
수거채집%FPCA%Verilog HDL%강보돈배산사
根据阵列式康普顿背散射系统的检测数据特征,设计了以FPGA为主要载体,运用Verilog HDL语言完成多通道背散射数据并行采集和处理系统.以VC++语言编写发送和接收界面,实现PC机与FPGA的动态连接.在整个数据采集过程中,根据PC机传送给FPGA的不同命令,实现任意采集时间设定的54通道数据同步并行采集和传输.系统测试结果显示,输入方波频率在不大于12 MHz的情况下,各通道数据采集准确率达到99.9995%.
根據陣列式康普頓揹散射繫統的檢測數據特徵,設計瞭以FPGA為主要載體,運用Verilog HDL語言完成多通道揹散射數據併行採集和處理繫統.以VC++語言編寫髮送和接收界麵,實現PC機與FPGA的動態連接.在整箇數據採集過程中,根據PC機傳送給FPGA的不同命令,實現任意採集時間設定的54通道數據同步併行採集和傳輸.繫統測試結果顯示,輸入方波頻率在不大于12 MHz的情況下,各通道數據採集準確率達到99.9995%.
근거진렬식강보돈배산사계통적검측수거특정,설계료이FPGA위주요재체,운용Verilog HDL어언완성다통도배산사수거병행채집화처리계통.이VC++어언편사발송화접수계면,실현PC궤여FPGA적동태련접.재정개수거채집과정중,근거PC궤전송급FPGA적불동명령,실현임의채집시간설정적54통도수거동보병행채집화전수.계통측시결과현시,수입방파빈솔재불대우12 MHz적정황하,각통도수거채집준학솔체도99.9995%.