科技致富向导
科技緻富嚮導
과기치부향도
KEJI ZHIFU XIANGDAO
2012年
2期
136-137
,共2页
低压%运算放大器%设计
低壓%運算放大器%設計
저압%운산방대기%설계
随着信息技术和微电子制作工艺技术的高速发展.器件的特征尺寸越来越小,由此构成的集成电路的电源电压也越来越低.1997年,半导体工业协会曾对未来十年CMOS电路的电源电压发展趋势作了预测,预示了未来十年后的集成电路的电源电压将降至1.5V,甚至更低.尽管数字技术十分成熟的今天,模拟信号处理技术仍是无法回避,不能忽视的.而从集成技术的角度来看.单片数字系统集成制作的困难已成为过去,集成能力的进一步提高,提出了完整的电子系统集成,即包含数、模混合信号处理的完整意义上的系统集成(SOC)的要求.CMOS己是当今高密度集成的主流工艺,因此,低电压CMOS模拟电路的设计研究已成为完整意义上的S0C的关键技术.
隨著信息技術和微電子製作工藝技術的高速髮展.器件的特徵呎吋越來越小,由此構成的集成電路的電源電壓也越來越低.1997年,半導體工業協會曾對未來十年CMOS電路的電源電壓髮展趨勢作瞭預測,預示瞭未來十年後的集成電路的電源電壓將降至1.5V,甚至更低.儘管數字技術十分成熟的今天,模擬信號處理技術仍是無法迴避,不能忽視的.而從集成技術的角度來看.單片數字繫統集成製作的睏難已成為過去,集成能力的進一步提高,提齣瞭完整的電子繫統集成,即包含數、模混閤信號處理的完整意義上的繫統集成(SOC)的要求.CMOS己是噹今高密度集成的主流工藝,因此,低電壓CMOS模擬電路的設計研究已成為完整意義上的S0C的關鍵技術.
수착신식기술화미전자제작공예기술적고속발전.기건적특정척촌월래월소,유차구성적집성전로적전원전압야월래월저.1997년,반도체공업협회증대미래십년CMOS전로적전원전압발전추세작료예측,예시료미래십년후적집성전로적전원전압장강지1.5V,심지경저.진관수자기술십분성숙적금천,모의신호처리기술잉시무법회피,불능홀시적.이종집성기술적각도래간.단편수자계통집성제작적곤난이성위과거,집성능력적진일보제고,제출료완정적전자계통집성,즉포함수、모혼합신호처리적완정의의상적계통집성(SOC)적요구.CMOS기시당금고밀도집성적주류공예,인차,저전압CMOS모의전로적설계연구이성위완정의의상적S0C적관건기술.