微电子学
微電子學
미전자학
MICROELECTRONICS
2001年
2期
87-89
,共3页
雷铿铭%刘三清%东振中%陈钊
雷鏗銘%劉三清%東振中%陳釗
뢰갱명%류삼청%동진중%진쇠
A/D转换器%双差分动态比较器%CMOS
A/D轉換器%雙差分動態比較器%CMOS
A/D전환기%쌍차분동태비교기%CMOS
文中介绍了一种六级12位10 Msample/s CMOS流水线A/D转换器的设计。该设计方案采用了双差分动态比较器结构,保证了处理模拟信号的精度与速度;采用冗余编码技术,进行数字误差校正,减小了多种误差敏感性,避免了由于余量电压超限而导致的失码,并降低了采样/保持电路和D/A转换电路的设计难度。
文中介紹瞭一種六級12位10 Msample/s CMOS流水線A/D轉換器的設計。該設計方案採用瞭雙差分動態比較器結構,保證瞭處理模擬信號的精度與速度;採用冗餘編碼技術,進行數字誤差校正,減小瞭多種誤差敏感性,避免瞭由于餘量電壓超限而導緻的失碼,併降低瞭採樣/保持電路和D/A轉換電路的設計難度。
문중개소료일충륙급12위10 Msample/s CMOS류수선A/D전환기적설계。해설계방안채용료쌍차분동태비교기결구,보증료처리모의신호적정도여속도;채용용여편마기술,진행수자오차교정,감소료다충오차민감성,피면료유우여량전압초한이도치적실마,병강저료채양/보지전로화D/A전환전로적설계난도。
A six-stage 12-b 10-Msample/s CMOS pipeline analog-to-digital converter(ADC) is presented in the paper. The structure of double differential dynamic comparator is used in the proposed scheme to realize high resolution and high speed. The technology of redundance decode ia used in this scheme to correct the digital error and reduce error source ,thus avoiding the missing code and reducing the difficulty in the design of the circuit.