华中科技大学学报(自然科学版)
華中科技大學學報(自然科學版)
화중과기대학학보(자연과학판)
JOURNAL OF HUAZHONG UNIVERSITY OF SCIENCE AND TECHNOLOGY
2003年
7期
25-27
,共3页
贾宇然%应建华%倪春波%邹雪城
賈宇然%應建華%倪春波%鄒雪城
가우연%응건화%예춘파%추설성
时钟芯片%低功耗%振荡分频电路%时序电路
時鐘芯片%低功耗%振盪分頻電路%時序電路
시종심편%저공모%진탕분빈전로%시서전로
讨论了一种低功耗时钟芯片的设计.从CMOS电路功耗产生原因入手,在振荡分频电路中减小电路工作电压,在时序电路中采用门控技术,达到降低功耗的目的.经流片后测试表明该芯片工作电流0.17mA,满足低功耗要求.
討論瞭一種低功耗時鐘芯片的設計.從CMOS電路功耗產生原因入手,在振盪分頻電路中減小電路工作電壓,在時序電路中採用門控技術,達到降低功耗的目的.經流片後測試錶明該芯片工作電流0.17mA,滿足低功耗要求.
토론료일충저공모시종심편적설계.종CMOS전로공모산생원인입수,재진탕분빈전로중감소전로공작전압,재시서전로중채용문공기술,체도강저공모적목적.경류편후측시표명해심편공작전류0.17mA,만족저공모요구.