重庆工学院学报(自然科学版)
重慶工學院學報(自然科學版)
중경공학원학보(자연과학판)
JOURNAL OF CHONGQING INSTITUTE OF TECHNOLOGY
2007年
3期
85-87
,共3页
循环冗余校验%Verilog HDL%FPGA
循環冗餘校驗%Verilog HDL%FPGA
순배용여교험%Verilog HDL%FPGA
介绍了循环冗余校验CRC算法原理和校验规则,分析了CRC校验码的具体计算过程,并以CRC-16为例,给出了使用硬件描述语言Verilog HDL来实现CRC-16的部分源程序,它既是校验码的生成器,也是待校验数据的校验器,对该例进行仿真并给出综合结果,最终可以在现场可编程门阵列(FPGA)上实现,其工作频率可达400 MHz.
介紹瞭循環冗餘校驗CRC算法原理和校驗規則,分析瞭CRC校驗碼的具體計算過程,併以CRC-16為例,給齣瞭使用硬件描述語言Verilog HDL來實現CRC-16的部分源程序,它既是校驗碼的生成器,也是待校驗數據的校驗器,對該例進行倣真併給齣綜閤結果,最終可以在現場可編程門陣列(FPGA)上實現,其工作頻率可達400 MHz.
개소료순배용여교험CRC산법원리화교험규칙,분석료CRC교험마적구체계산과정,병이CRC-16위례,급출료사용경건묘술어언Verilog HDL래실현CRC-16적부분원정서,타기시교험마적생성기,야시대교험수거적교험기,대해례진행방진병급출종합결과,최종가이재현장가편정문진렬(FPGA)상실현,기공작빈솔가체400 MHz.