电子学报
電子學報
전자학보
ACTA ELECTRONICA SINICA
2007年
5期
946-949
,共4页
模糊神经网络%CMOS模拟电路%重心算法
模糊神經網絡%CMOS模擬電路%重心算法
모호신경망락%CMOS모의전로%중심산법
本文提出了可构成多规则模糊神经网络的CMOS模拟单元电路,包括:类Gauss型隶属度函数电路,电压求小电路和重心算法去模糊电路.基于这些电路设计了一个两输入/一输出、25条规则的控制系统,并通过非线性函数逼近进行了验证.所有单元均采用SMIC 0.18-μm CMOS数模混合工艺制造,芯片测试结果表明:提出的单元电路结构简单,输出电压偏差小,便于扩展和调节;因而适于实现多规则,自适应调节的高速高精度控制系统.
本文提齣瞭可構成多規則模糊神經網絡的CMOS模擬單元電路,包括:類Gauss型隸屬度函數電路,電壓求小電路和重心算法去模糊電路.基于這些電路設計瞭一箇兩輸入/一輸齣、25條規則的控製繫統,併通過非線性函數逼近進行瞭驗證.所有單元均採用SMIC 0.18-μm CMOS數模混閤工藝製造,芯片測試結果錶明:提齣的單元電路結構簡單,輸齣電壓偏差小,便于擴展和調節;因而適于實現多規則,自適應調節的高速高精度控製繫統.
본문제출료가구성다규칙모호신경망락적CMOS모의단원전로,포괄:류Gauss형대속도함수전로,전압구소전로화중심산법거모호전로.기우저사전로설계료일개량수입/일수출、25조규칙적공제계통,병통과비선성함수핍근진행료험증.소유단원균채용SMIC 0.18-μm CMOS수모혼합공예제조,심편측시결과표명:제출적단원전로결구간단,수출전압편차소,편우확전화조절;인이괄우실현다규칙,자괄응조절적고속고정도공제계통.