电路与系统学报
電路與繫統學報
전로여계통학보
JOURNAL OF CIRCUITS AND SYSTEMS
2006年
5期
17-20
,共4页
A/D转换器%流水线结构%低功耗运算放大器
A/D轉換器%流水線結構%低功耗運算放大器
A/D전환기%류수선결구%저공모운산방대기
本文设计了一种可满足视频速度应用的低电压低功耗10位流水线结构的CMOS A/D转换器.该转换器由9个低功耗运算放大器和19个比较器组成,采用1.5位/级共9级流水线结构,级间增益为2并带有数字校正逻辑.为了提高其抗噪声能力及降低二阶谐波失真,该A/D转换器采用了全差分结构.全芯片模拟结果表明,在3V工作电压下,以20MHz的速度对2MHz的输入信号进行采样时,其信噪失调比达到53dB,功率消耗为28.7mW.最后,基于0.6μm CMOS工艺得到该A/D转换器核的芯片面积为1.55mm2.
本文設計瞭一種可滿足視頻速度應用的低電壓低功耗10位流水線結構的CMOS A/D轉換器.該轉換器由9箇低功耗運算放大器和19箇比較器組成,採用1.5位/級共9級流水線結構,級間增益為2併帶有數字校正邏輯.為瞭提高其抗譟聲能力及降低二階諧波失真,該A/D轉換器採用瞭全差分結構.全芯片模擬結果錶明,在3V工作電壓下,以20MHz的速度對2MHz的輸入信號進行採樣時,其信譟失調比達到53dB,功率消耗為28.7mW.最後,基于0.6μm CMOS工藝得到該A/D轉換器覈的芯片麵積為1.55mm2.
본문설계료일충가만족시빈속도응용적저전압저공모10위류수선결구적CMOS A/D전환기.해전환기유9개저공모운산방대기화19개비교기조성,채용1.5위/급공9급류수선결구,급간증익위2병대유수자교정라집.위료제고기항조성능력급강저이계해파실진,해A/D전환기채용료전차분결구.전심편모의결과표명,재3V공작전압하,이20MHz적속도대2MHz적수입신호진행채양시,기신조실조비체도53dB,공솔소모위28.7mW.최후,기우0.6μm CMOS공예득도해A/D전환기핵적심편면적위1.55mm2.