电子器件
電子器件
전자기건
JOURNAL OF ELECTRON DEVICES
2007年
5期
1704-1707
,共4页
简科军%马成炎%龚敏%马绍宇
簡科軍%馬成炎%龔敏%馬紹宇
간과군%마성염%공민%마소우
∑-△调制器%分数分频%频率合成%Simulink
∑-△調製器%分數分頻%頻率閤成%Simulink
∑-△조제기%분수분빈%빈솔합성%Simulink
介绍了一种采用快速锁定技术的Σ-Δ调制的分数分频PLL频率合成器,以解决小数分频PLL中存在的相位噪声和带宽之间的矛盾:窄的带宽有利于提高相位噪声指标,而宽的带宽有利于快速锁定;并在具有便利的图形化界面的系统设计仿真工具-Simulink中设计和仿真了一应用于IEEE802.15.4标准[1]2.4 GHz频段的Σ-ΔFractional N PLL 频率合成器.
介紹瞭一種採用快速鎖定技術的Σ-Δ調製的分數分頻PLL頻率閤成器,以解決小數分頻PLL中存在的相位譟聲和帶寬之間的矛盾:窄的帶寬有利于提高相位譟聲指標,而寬的帶寬有利于快速鎖定;併在具有便利的圖形化界麵的繫統設計倣真工具-Simulink中設計和倣真瞭一應用于IEEE802.15.4標準[1]2.4 GHz頻段的Σ-ΔFractional N PLL 頻率閤成器.
개소료일충채용쾌속쇄정기술적Σ-Δ조제적분수분빈PLL빈솔합성기,이해결소수분빈PLL중존재적상위조성화대관지간적모순:착적대관유리우제고상위조성지표,이관적대관유리우쾌속쇄정;병재구유편리적도형화계면적계통설계방진공구-Simulink중설계화방진료일응용우IEEE802.15.4표준[1]2.4 GHz빈단적Σ-ΔFractional N PLL 빈솔합성기.