电路与系统学报
電路與繫統學報
전로여계통학보
JOURNAL OF CIRCUITS AND SYSTEMS
2009年
2期
1-6
,共6页
管武%乔华%董明科%项海格
管武%喬華%董明科%項海格
관무%교화%동명과%항해격
低密度奇偶校验码(LDPC码)%多码率%译码器%高速
低密度奇偶校驗碼(LDPC碼)%多碼率%譯碼器%高速
저밀도기우교험마(LDPC마)%다마솔%역마기%고속
低密度奇偶校验码(LDPC码)以其接近香浓极限的性能得到了广泛的应用.如何在.FPGA上实现多码率LDPC码的高速译码,则是LDPC码应用的一个焦点.本文介绍了一种多码率LDPC码及其简化的和积译码算法;设计了这种多码率LDPC码的高速译码器,该译码器拥有半并行的运算结构和不同码率码共用相同的存储单元的存储资源利用结构,并以和算法与积算法功能单元同时工作的机制交替完成对两个码字的译码,提高了资源利用率和译码速率.最后,本文采用该结构在FPGA平台上实现了码长8064比特码率7/8、6/8、5/8、4/8、3/8五个码率的多码率LDPC码译码器.测试结果表明,译码器的有效符号速率达到200Mbps.
低密度奇偶校驗碼(LDPC碼)以其接近香濃極限的性能得到瞭廣汎的應用.如何在.FPGA上實現多碼率LDPC碼的高速譯碼,則是LDPC碼應用的一箇焦點.本文介紹瞭一種多碼率LDPC碼及其簡化的和積譯碼算法;設計瞭這種多碼率LDPC碼的高速譯碼器,該譯碼器擁有半併行的運算結構和不同碼率碼共用相同的存儲單元的存儲資源利用結構,併以和算法與積算法功能單元同時工作的機製交替完成對兩箇碼字的譯碼,提高瞭資源利用率和譯碼速率.最後,本文採用該結構在FPGA平檯上實現瞭碼長8064比特碼率7/8、6/8、5/8、4/8、3/8五箇碼率的多碼率LDPC碼譯碼器.測試結果錶明,譯碼器的有效符號速率達到200Mbps.
저밀도기우교험마(LDPC마)이기접근향농겁한적성능득도료엄범적응용.여하재.FPGA상실현다마솔LDPC마적고속역마,칙시LDPC마응용적일개초점.본문개소료일충다마솔LDPC마급기간화적화적역마산법;설계료저충다마솔LDPC마적고속역마기,해역마기옹유반병행적운산결구화불동마솔마공용상동적존저단원적존저자원이용결구,병이화산법여적산법공능단원동시공작적궤제교체완성대량개마자적역마,제고료자원이용솔화역마속솔.최후,본문채용해결구재FPGA평태상실현료마장8064비특마솔7/8、6/8、5/8、4/8、3/8오개마솔적다마솔LDPC마역마기.측시결과표명,역마기적유효부호속솔체도200Mbps.