电子学报
電子學報
전자학보
ACTA ELECTRONICA SINICA
2012年
2期
400-405
,共6页
陈胜刚%陈书明%谷会涛%刘尧
陳勝剛%陳書明%穀會濤%劉堯
진성강%진서명%곡회도%류요
并行视频编码%算术编码%VLSI实现
併行視頻編碼%算術編碼%VLSI實現
병행시빈편마%산술편마%VLSI실현
设计了一种语法元素指令流驱动的全流水CABAC(Context-based Adaptive Binary Arithmetic Coding)熵编码VLSI结构,并对提出的语法元素级分组并行算术编码器的体系结构进行了设计和开销评估.该并行方法可以与现有符号级并行算法正交,可同时使用,适合大规模片上并行视频编码器;相比标准CABAC,增加约55%的晶体管即可实现2倍以上的符号处理加速比和>1Gbin/s的吞吐率.
設計瞭一種語法元素指令流驅動的全流水CABAC(Context-based Adaptive Binary Arithmetic Coding)熵編碼VLSI結構,併對提齣的語法元素級分組併行算術編碼器的體繫結構進行瞭設計和開銷評估.該併行方法可以與現有符號級併行算法正交,可同時使用,適閤大規模片上併行視頻編碼器;相比標準CABAC,增加約55%的晶體管即可實現2倍以上的符號處理加速比和>1Gbin/s的吞吐率.
설계료일충어법원소지령류구동적전류수CABAC(Context-based Adaptive Binary Arithmetic Coding)적편마VLSI결구,병대제출적어법원소급분조병행산술편마기적체계결구진행료설계화개소평고.해병행방법가이여현유부호급병행산법정교,가동시사용,괄합대규모편상병행시빈편마기;상비표준CABAC,증가약55%적정체관즉가실현2배이상적부호처리가속비화>1Gbin/s적탄토솔.