现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2009年
20期
4-6,10
,共4页
专用集成电路%寄存器传输级%门级网表%可靠性%手工综合
專用集成電路%寄存器傳輸級%門級網錶%可靠性%手工綜閤
전용집성전로%기존기전수급%문급망표%가고성%수공종합
针对IC前端设计中的关键技术,即将寄存器传输级(RTL)描述的手工综合成门级网表,通过人工参与的方式,运用数字电路设计知识将行为级代码用一些最基本的逻辑门(比如与非门、非门、或非门等)按照对应的综合电路模型得出其相应的门级电路.在ASIC设计过程中运用这种方法,不仅优化电路的结构,且能保证逻辑功能的正确性,同时可降低传输过程中的延迟,提高芯片设计的可靠性.因此,研究ASCI设计中的手工综合具有重要的实用价值.
針對IC前耑設計中的關鍵技術,即將寄存器傳輸級(RTL)描述的手工綜閤成門級網錶,通過人工參與的方式,運用數字電路設計知識將行為級代碼用一些最基本的邏輯門(比如與非門、非門、或非門等)按照對應的綜閤電路模型得齣其相應的門級電路.在ASIC設計過程中運用這種方法,不僅優化電路的結構,且能保證邏輯功能的正確性,同時可降低傳輸過程中的延遲,提高芯片設計的可靠性.因此,研究ASCI設計中的手工綜閤具有重要的實用價值.
침대IC전단설계중적관건기술,즉장기존기전수급(RTL)묘술적수공종합성문급망표,통과인공삼여적방식,운용수자전로설계지식장행위급대마용일사최기본적라집문(비여여비문、비문、혹비문등)안조대응적종합전로모형득출기상응적문급전로.재ASIC설계과정중운용저충방법,불부우화전로적결구,차능보증라집공능적정학성,동시가강저전수과정중적연지,제고심편설계적가고성.인차,연구ASCI설계중적수공종합구유중요적실용개치.