系统工程与电子技术
繫統工程與電子技術
계통공정여전자기술
SYSTEMS ENGINEERING AND ELECTRONICS
2007年
10期
1773-1776
,共4页
AES%FPGA%密钥%流水线
AES%FPGA%密鑰%流水線
AES%FPGA%밀약%류수선
针对AES算法特点,提出一种适于FPGA实现的改进的快速AES算法.本方案采用轮内流水线结构和密钥并行处理,ECB操作模式,并且可在一块芯片上同时支持128、192、256 bit三种密钥长度,因而在占用相对较少的逻辑资源下提高了系统吞吐率,并且极大的增强了其安全性和使用周期.通过优化的逻辑层次和时序设计,较好地解决了并行处理中的子密钥与轮函数的时序节拍与控制关系,给出了仿真图.实验结果表明该设计相比其他一些设计具有更高性能.
針對AES算法特點,提齣一種適于FPGA實現的改進的快速AES算法.本方案採用輪內流水線結構和密鑰併行處理,ECB操作模式,併且可在一塊芯片上同時支持128、192、256 bit三種密鑰長度,因而在佔用相對較少的邏輯資源下提高瞭繫統吞吐率,併且極大的增彊瞭其安全性和使用週期.通過優化的邏輯層次和時序設計,較好地解決瞭併行處理中的子密鑰與輪函數的時序節拍與控製關繫,給齣瞭倣真圖.實驗結果錶明該設計相比其他一些設計具有更高性能.
침대AES산법특점,제출일충괄우FPGA실현적개진적쾌속AES산법.본방안채용륜내류수선결구화밀약병행처리,ECB조작모식,병차가재일괴심편상동시지지128、192、256 bit삼충밀약장도,인이재점용상대교소적라집자원하제고료계통탄토솔,병차겁대적증강료기안전성화사용주기.통과우화적라집층차화시서설계,교호지해결료병행처리중적자밀약여륜함수적시서절박여공제관계,급출료방진도.실험결과표명해설계상비기타일사설계구유경고성능.