现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2009年
3期
167-170,174
,共5页
链路口%低功耗差分%双倍数据速率%FPGA%VHDL
鏈路口%低功耗差分%雙倍數據速率%FPGA%VHDL
련로구%저공모차분%쌍배수거속솔%FPGA%VHDL
AD公司的TS201 DSP系列可通过其特有的链路口实现高速通信,为使不具备此接口的设备也能与TS201进行链路通讯,采用FPGA实现数据在链路口与其他并行接口之间的传输,即128位并行模式和4位通信模式之间的转换.设计选用Xilinx公司的Virtex4系列的FPGA,它具有低功耗差分(LVDS)模式,双倍数据速率(DDR)寄存器以及嵌入式先进先出(FIFO)存储器等功能,更适合于此设计.在ISE和Modelsim等辅助工具的帮助下,使用VHDL语言编程,分析和优化整个设计,最终完成设计.可实现接收链路时钟频率为500 MHz,发送链路时钟频率为400 MHz.
AD公司的TS201 DSP繫列可通過其特有的鏈路口實現高速通信,為使不具備此接口的設備也能與TS201進行鏈路通訊,採用FPGA實現數據在鏈路口與其他併行接口之間的傳輸,即128位併行模式和4位通信模式之間的轉換.設計選用Xilinx公司的Virtex4繫列的FPGA,它具有低功耗差分(LVDS)模式,雙倍數據速率(DDR)寄存器以及嵌入式先進先齣(FIFO)存儲器等功能,更適閤于此設計.在ISE和Modelsim等輔助工具的幫助下,使用VHDL語言編程,分析和優化整箇設計,最終完成設計.可實現接收鏈路時鐘頻率為500 MHz,髮送鏈路時鐘頻率為400 MHz.
AD공사적TS201 DSP계렬가통과기특유적련로구실현고속통신,위사불구비차접구적설비야능여TS201진행련로통신,채용FPGA실현수거재련로구여기타병행접구지간적전수,즉128위병행모식화4위통신모식지간적전환.설계선용Xilinx공사적Virtex4계렬적FPGA,타구유저공모차분(LVDS)모식,쌍배수거속솔(DDR)기존기이급감입식선진선출(FIFO)존저기등공능,경괄합우차설계.재ISE화Modelsim등보조공구적방조하,사용VHDL어언편정,분석화우화정개설계,최종완성설계.가실현접수련로시종빈솔위500 MHz,발송련로시종빈솔위400 MHz.