铁路计算机应用
鐵路計算機應用
철로계산궤응용
RAILWAY COMPUTER APPLICATION
2012年
3期
39-41
,共3页
直接数字频率合成技术%波形发生器%Verilog HDL%Quartus Ⅱ
直接數字頻率閤成技術%波形髮生器%Verilog HDL%Quartus Ⅱ
직접수자빈솔합성기술%파형발생기%Verilog HDL%Quartus Ⅱ
本文简单介绍了直接数字频率合成技术(DDS),利用DDS设计出任意波形发生器,并且利用硬件描述语言Verilog HDL进行相关模块的设计,在Quartus Ⅱ开发环境上进行编译与仿真,最终下载到FPGA (Field Programmable Gate Array)进行验证.
本文簡單介紹瞭直接數字頻率閤成技術(DDS),利用DDS設計齣任意波形髮生器,併且利用硬件描述語言Verilog HDL進行相關模塊的設計,在Quartus Ⅱ開髮環境上進行編譯與倣真,最終下載到FPGA (Field Programmable Gate Array)進行驗證.
본문간단개소료직접수자빈솔합성기술(DDS),이용DDS설계출임의파형발생기,병차이용경건묘술어언Verilog HDL진행상관모괴적설계,재Quartus Ⅱ개발배경상진행편역여방진,최종하재도FPGA (Field Programmable Gate Array)진행험증.