计算机工程与设计
計算機工程與設計
계산궤공정여설계
COMPUTER ENGINEERING AND DESIGN
2012年
6期
2219-2223
,共5页
独立分量分析%盲源分离%非线性函数%降噪%现场可编程逻辑门阵列
獨立分量分析%盲源分離%非線性函數%降譟%現場可編程邏輯門陣列
독립분량분석%맹원분리%비선성함수%강조%현장가편정라집문진렬
为解决实时性盲信号分离的问题,基于独立分量分析的模型,设计出了NLPCA-RLS算法的IP核.利用Simulink 和DSP Builder对算法中用到的乘法器、查找表、状态机等进行建模,通过Quartus Ⅱ综合后在Altera FPGA器件中进行硬件仿真.仿真实验分别采用人工生成的周期信号和真实的语音信号进行验证.实验结果表明,该IP核能很好的完成瞬时混合模型中盲信号的分离,具有很强的实用性.
為解決實時性盲信號分離的問題,基于獨立分量分析的模型,設計齣瞭NLPCA-RLS算法的IP覈.利用Simulink 和DSP Builder對算法中用到的乘法器、查找錶、狀態機等進行建模,通過Quartus Ⅱ綜閤後在Altera FPGA器件中進行硬件倣真.倣真實驗分彆採用人工生成的週期信號和真實的語音信號進行驗證.實驗結果錶明,該IP覈能很好的完成瞬時混閤模型中盲信號的分離,具有很彊的實用性.
위해결실시성맹신호분리적문제,기우독립분량분석적모형,설계출료NLPCA-RLS산법적IP핵.이용Simulink 화DSP Builder대산법중용도적승법기、사조표、상태궤등진행건모,통과Quartus Ⅱ종합후재Altera FPGA기건중진행경건방진.방진실험분별채용인공생성적주기신호화진실적어음신호진행험증.실험결과표명,해IP핵능흔호적완성순시혼합모형중맹신호적분리,구유흔강적실용성.