电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2010年
12期
156-158
,共3页
左伟华%万莉莉%王帅%高吉祥
左偉華%萬莉莉%王帥%高吉祥
좌위화%만리리%왕수%고길상
直接频率合成%正弦信号源%现场可编程逻辑阵列%Cyclone Ⅱ
直接頻率閤成%正絃信號源%現場可編程邏輯陣列%Cyclone Ⅱ
직접빈솔합성%정현신호원%현장가편정라집진렬%Cyclone Ⅱ
为进行高精度信号源的设计,同时降低设计成本,以Cyclone Ⅱ系列低端FPGA为核心,利用直接频率合成技术,对正弦信号等数据进行1/4周期压缩存储到ROM中,在外部时钟频率为50 MHz,实现了正弦信号源的设计,同时,实现三角波、锯齿波、矩形脉冲及2-ASK、2-PSK和2-FSK等数字调制信号,系统还具有扫频、指定波形次数等功能.仿真结果表明,信号源精度高,频率调整步进可达0.034 92 Hz,频率范围为0.034 92 Hz~9.375 MHz,制作成本低,功能丰富.
為進行高精度信號源的設計,同時降低設計成本,以Cyclone Ⅱ繫列低耑FPGA為覈心,利用直接頻率閤成技術,對正絃信號等數據進行1/4週期壓縮存儲到ROM中,在外部時鐘頻率為50 MHz,實現瞭正絃信號源的設計,同時,實現三角波、鋸齒波、矩形脈遲及2-ASK、2-PSK和2-FSK等數字調製信號,繫統還具有掃頻、指定波形次數等功能.倣真結果錶明,信號源精度高,頻率調整步進可達0.034 92 Hz,頻率範圍為0.034 92 Hz~9.375 MHz,製作成本低,功能豐富.
위진행고정도신호원적설계,동시강저설계성본,이Cyclone Ⅱ계렬저단FPGA위핵심,이용직접빈솔합성기술,대정현신호등수거진행1/4주기압축존저도ROM중,재외부시종빈솔위50 MHz,실현료정현신호원적설계,동시,실현삼각파、거치파、구형맥충급2-ASK、2-PSK화2-FSK등수자조제신호,계통환구유소빈、지정파형차수등공능.방진결과표명,신호원정도고,빈솔조정보진가체0.034 92 Hz,빈솔범위위0.034 92 Hz~9.375 MHz,제작성본저,공능봉부.