广东通信技术
廣東通信技術
엄동통신기술
GUANGDONG COMMUNICATION TECHNOLOGY
2011年
4期
75-77
,共3页
矩阵求逆%Verilog%实现
矩陣求逆%Verilog%實現
구진구역%Verilog%실현
矩阵运算广泛应用于各类电路计算中,矩阵运算的硬件实现能够充分发挥硬件的速度和并行性,其中矩阵求逆是矩阵运算中重要的运算.根据矩阵求逆算法的基本思想,本文提出了一种最大阶数可达16 × 16的矩阵求逆方案,通过硬件描述语言verllog建模,用Design Compile进行综合及进行modelsim仿真,仿真结果表明这种设计结构能够正确的计算出下三角矩阵的逆矩阵.
矩陣運算廣汎應用于各類電路計算中,矩陣運算的硬件實現能夠充分髮揮硬件的速度和併行性,其中矩陣求逆是矩陣運算中重要的運算.根據矩陣求逆算法的基本思想,本文提齣瞭一種最大階數可達16 × 16的矩陣求逆方案,通過硬件描述語言verllog建模,用Design Compile進行綜閤及進行modelsim倣真,倣真結果錶明這種設計結構能夠正確的計算齣下三角矩陣的逆矩陣.
구진운산엄범응용우각류전로계산중,구진운산적경건실현능구충분발휘경건적속도화병행성,기중구진구역시구진운산중중요적운산.근거구진구역산법적기본사상,본문제출료일충최대계수가체16 × 16적구진구역방안,통과경건묘술어언verllog건모,용Design Compile진행종합급진행modelsim방진,방진결과표명저충설계결구능구정학적계산출하삼각구진적역구진.