微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2006年
11期
101-103,16
,共4页
嵌入式系统%Allegro%等长%差分对%阻抗控制
嵌入式繫統%Allegro%等長%差分對%阻抗控製
감입식계통%Allegro%등장%차분대%조항공제
本文首先简述了高性能ARM9微处理器EP9315集成的外设接口及硬件结构框架,提出了当前高速电路设计中的问题;然后,详细介绍了利用Allegro实现嵌入式系统中SDRAM和IDE总线接口的电路设计;最后以Cirrus Logic公司的CS8952为例,阐述了物理层接口芯片的布线准则及其在Allegro中的实现.
本文首先簡述瞭高性能ARM9微處理器EP9315集成的外設接口及硬件結構框架,提齣瞭噹前高速電路設計中的問題;然後,詳細介紹瞭利用Allegro實現嵌入式繫統中SDRAM和IDE總線接口的電路設計;最後以Cirrus Logic公司的CS8952為例,闡述瞭物理層接口芯片的佈線準則及其在Allegro中的實現.
본문수선간술료고성능ARM9미처리기EP9315집성적외설접구급경건결구광가,제출료당전고속전로설계중적문제;연후,상세개소료이용Allegro실현감입식계통중SDRAM화IDE총선접구적전로설계;최후이Cirrus Logic공사적CS8952위례,천술료물리층접구심편적포선준칙급기재Allegro중적실현.