半导体学报
半導體學報
반도체학보
CHINESE JOURNAL OF SEMICONDUCTORS
2006年
11期
2025-2028
,共4页
轨到轨%缓冲级%放大器%CMOS
軌到軌%緩遲級%放大器%CMOS
궤도궤%완충급%방대기%CMOS
提出了一种采用共栅频率补偿的轨到轨输入/输出放大器,与传统的Miller补偿相比,该放大器不仅可以消除相平面右边的低频零点,减少频率补偿所需要的电容,还可获得较高的单位增益带宽.所提出的放大器通过CSMC 0.6μm CMOS数模混合工艺进行了仿真设计和流片测试:当供电电压为5V,偏置电流为20μA,负载电容为10pF时,其功耗为1.34mW,单位增益带宽为25MHz;当该放大器作为缓冲器,供电电压为3V,负载电容为150pF,输入2.66 Vpp10kHz正弦信号时,总谐波失真THD为-51.6dB.
提齣瞭一種採用共柵頻率補償的軌到軌輸入/輸齣放大器,與傳統的Miller補償相比,該放大器不僅可以消除相平麵右邊的低頻零點,減少頻率補償所需要的電容,還可穫得較高的單位增益帶寬.所提齣的放大器通過CSMC 0.6μm CMOS數模混閤工藝進行瞭倣真設計和流片測試:噹供電電壓為5V,偏置電流為20μA,負載電容為10pF時,其功耗為1.34mW,單位增益帶寬為25MHz;噹該放大器作為緩遲器,供電電壓為3V,負載電容為150pF,輸入2.66 Vpp10kHz正絃信號時,總諧波失真THD為-51.6dB.
제출료일충채용공책빈솔보상적궤도궤수입/수출방대기,여전통적Miller보상상비,해방대기불부가이소제상평면우변적저빈영점,감소빈솔보상소수요적전용,환가획득교고적단위증익대관.소제출적방대기통과CSMC 0.6μm CMOS수모혼합공예진행료방진설계화류편측시:당공전전압위5V,편치전류위20μA,부재전용위10pF시,기공모위1.34mW,단위증익대관위25MHz;당해방대기작위완충기,공전전압위3V,부재전용위150pF,수입2.66 Vpp10kHz정현신호시,총해파실진THD위-51.6dB.