微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2006年
14期
246-247
,共2页
熊莉英%宁宁%吴霜毅%刘源
熊莉英%寧寧%吳霜毅%劉源
웅리영%저저%오상의%류원
两步式FLASH ADC%比较器%低功耗
兩步式FLASH ADC%比較器%低功耗
량보식FLASH ADC%비교기%저공모
本文提出了一种改进的两步式ADC拓扑结构.当ADC的分辨率为n位时,这种结构只需要(2n2+1-2)或(2n-12+2n+12-2)个比较器.与传统的两步式ADC相比,其比较器数目的大大减少,使得ADC电路的功耗和芯片面积随之显著降低.此结构适用于高速便携式VLSI系统.
本文提齣瞭一種改進的兩步式ADC拓撲結構.噹ADC的分辨率為n位時,這種結構隻需要(2n2+1-2)或(2n-12+2n+12-2)箇比較器.與傳統的兩步式ADC相比,其比較器數目的大大減少,使得ADC電路的功耗和芯片麵積隨之顯著降低.此結構適用于高速便攜式VLSI繫統.
본문제출료일충개진적량보식ADC탁복결구.당ADC적분변솔위n위시,저충결구지수요(2n2+1-2)혹(2n-12+2n+12-2)개비교기.여전통적량보식ADC상비,기비교기수목적대대감소,사득ADC전로적공모화심편면적수지현저강저.차결구괄용우고속편휴식VLSI계통.