电子器件
電子器件
전자기건
JOURNAL OF ELECTRON DEVICES
2010年
6期
777-780
,共4页
Verilog HDL%直接序列扩频%发射机
Verilog HDL%直接序列擴頻%髮射機
Verilog HDL%직접서렬확빈%발사궤
以FPGA为硬件平台,以QuartusII为设计工具,来实现该发射系统.顶层采用图形设计方式,各个模块均采用Verilog语言进行设计.编码模块采用了CRC编码与卷积编码相结合,扩频模块采用m序列进行扩频,调制模块采用2DPSK调制.最后文章给出了整体联调仿真结果,达到了预期的效果.
以FPGA為硬件平檯,以QuartusII為設計工具,來實現該髮射繫統.頂層採用圖形設計方式,各箇模塊均採用Verilog語言進行設計.編碼模塊採用瞭CRC編碼與捲積編碼相結閤,擴頻模塊採用m序列進行擴頻,調製模塊採用2DPSK調製.最後文章給齣瞭整體聯調倣真結果,達到瞭預期的效果.
이FPGA위경건평태,이QuartusII위설계공구,래실현해발사계통.정층채용도형설계방식,각개모괴균채용Verilog어언진행설계.편마모괴채용료CRC편마여권적편마상결합,확빈모괴채용m서렬진행확빈,조제모괴채용2DPSK조제.최후문장급출료정체련조방진결과,체도료예기적효과.