数据采集与处理
數據採集與處理
수거채집여처리
JOURNAL OF DATA ACQUISITION & PROCESSING
2011年
5期
601-608
,共8页
时间交替并行采样%时间失配%数字后补偿%TIADC数字后端系统
時間交替併行採樣%時間失配%數字後補償%TIADC數字後耑繫統
시간교체병행채양%시간실배%수자후보상%TIADC수자후단계통
时间交错并行采样模拟数字转换器(TIADC)模拟前端特有的多通道分时交替采样结构不可避免地引入了通道失配问题,并且给其后端多通道高速数据的捕获、缓存和处理带来了很大的设计挑战.本文针对上述技术难题,利用FPGA和SoPC技术特点,着重开展模块化TIADC通用数字后端系统设计技术研究.分别实现了对TIADC系统模拟前端多通道分时交替高速输出数据的实时捕获、多通道拉格朗日时间失配实时数字后补偿、数据的存储及传输等功能.分析表明,本文提出的数字后端系统设计方案具有良好的通用性,其模块化特性易于拓展并适用于不同的TIADC系统架构.测试结果表明本文实现的4*80 MS/s 12 bit TIADC数字后端系统工作稳定,采用6阶拉格朗日插值滤波器使系统获得了平均25dB的SFDR性能提高.
時間交錯併行採樣模擬數字轉換器(TIADC)模擬前耑特有的多通道分時交替採樣結構不可避免地引入瞭通道失配問題,併且給其後耑多通道高速數據的捕穫、緩存和處理帶來瞭很大的設計挑戰.本文針對上述技術難題,利用FPGA和SoPC技術特點,著重開展模塊化TIADC通用數字後耑繫統設計技術研究.分彆實現瞭對TIADC繫統模擬前耑多通道分時交替高速輸齣數據的實時捕穫、多通道拉格朗日時間失配實時數字後補償、數據的存儲及傳輸等功能.分析錶明,本文提齣的數字後耑繫統設計方案具有良好的通用性,其模塊化特性易于拓展併適用于不同的TIADC繫統架構.測試結果錶明本文實現的4*80 MS/s 12 bit TIADC數字後耑繫統工作穩定,採用6階拉格朗日插值濾波器使繫統穫得瞭平均25dB的SFDR性能提高.
시간교착병행채양모의수자전환기(TIADC)모의전단특유적다통도분시교체채양결구불가피면지인입료통도실배문제,병차급기후단다통도고속수거적포획、완존화처리대래료흔대적설계도전.본문침대상술기술난제,이용FPGA화SoPC기술특점,착중개전모괴화TIADC통용수자후단계통설계기술연구.분별실현료대TIADC계통모의전단다통도분시교체고속수출수거적실시포획、다통도랍격랑일시간실배실시수자후보상、수거적존저급전수등공능.분석표명,본문제출적수자후단계통설계방안구유량호적통용성,기모괴화특성역우탁전병괄용우불동적TIADC계통가구.측시결과표명본문실현적4*80 MS/s 12 bit TIADC수자후단계통공작은정,채용6계랍격랑일삽치려파기사계통획득료평균25dB적SFDR성능제고.