电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2010年
12期
159-161
,共3页
FPGA%异步FIFO%数据采集%模数转换
FPGA%異步FIFO%數據採集%模數轉換
FPGA%이보FIFO%수거채집%모수전환
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题.同时,a/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性.针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的教据传输.介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件结构详细地分析设计应注意的问题.系统采样率为30MHz,采样精度为12位.
激光雷達的髮射波及迴波信號經光電器件轉換形成的電信號具有脈寬窄,幅度低,揹景譟聲大等特點,對其進行低速數據採集存在數據精度不高等問題.同時,a/D轉換器與數字信號處理器直接連接會導緻數據傳輸不及時,影響繫統可靠性、實時性.針對激光雷達迴撥信號,提齣基于FPGA與DSP的高速數據採集繫統,利用FPGA內部的異步FIFO和DCM實現A/D轉換器與DSP的高速外部存儲接口(EMIF)之間的教據傳輸.介紹瞭ADC外圍電路、工作時序以及DSP的EMIF的設置參數,併對異步FIFO數據讀寫進行倣真,結閤硬件結構詳細地分析設計應註意的問題.繫統採樣率為30MHz,採樣精度為12位.
격광뢰체적발사파급회파신호경광전기건전환형성적전신호구유맥관착,폭도저,배경조성대등특점,대기진행저속수거채집존재수거정도불고등문제.동시,a/D전환기여수자신호처리기직접련접회도치수거전수불급시,영향계통가고성、실시성.침대격광뢰체회발신호,제출기우FPGA여DSP적고속수거채집계통,이용FPGA내부적이보FIFO화DCM실현A/D전환기여DSP적고속외부존저접구(EMIF)지간적교거전수.개소료ADC외위전로、공작시서이급DSP적EMIF적설치삼수,병대이보FIFO수거독사진행방진,결합경건결구상세지분석설계응주의적문제.계통채양솔위30MHz,채양정도위12위.