中国集成电路
中國集成電路
중국집성전로
CHINA INTEGRATED CIRCUIT
2009年
7期
25-27
,共3页
SDH%FPGA%NiosII
SDH%FPGA%NiosII
SDH%FPGA%NiosII
针对系统对于SDH性能告警处理方面的需求,利用Altera低成本的FPGA开发设计了基于NiosII嵌入式CPU的处理平台,利用SOPC Builder创建了NiosII SoC硬件系统,开发了嵌入式软件,从而实现对外围ASIC芯片的配置和性能告警处理算法.
針對繫統對于SDH性能告警處理方麵的需求,利用Altera低成本的FPGA開髮設計瞭基于NiosII嵌入式CPU的處理平檯,利用SOPC Builder創建瞭NiosII SoC硬件繫統,開髮瞭嵌入式軟件,從而實現對外圍ASIC芯片的配置和性能告警處理算法.
침대계통대우SDH성능고경처리방면적수구,이용Altera저성본적FPGA개발설계료기우NiosII감입식CPU적처리평태,이용SOPC Builder창건료NiosII SoC경건계통,개발료감입식연건,종이실현대외위ASIC심편적배치화성능고경처리산법.