电路与系统学报
電路與繫統學報
전로여계통학보
JOURNAL OF CIRCUITS AND SYSTEMS
2005年
6期
25-28
,共4页
刘帘曦%杨银堂%朱樟明%付永朝
劉簾晞%楊銀堂%硃樟明%付永朝
류렴희%양은당%주장명%부영조
Verilog-A%行为级模型%压控振荡器%系统仿真
Verilog-A%行為級模型%壓控振盪器%繫統倣真
Verilog-A%행위급모형%압공진탕기%계통방진
分析了模拟硬件描述语言Verilog-A的特点,介绍了基于Verilog-A语言的行为级模拟电路设计过程.以锁相环(PLL)的子模块压控振荡器(VCO)的设计为例,建立了基于Verilog-A的行为模型进行系统设计的新方法.根据VCO的数学模型,建立了中心频率为120MHz的VCO行为模型,并利用Cadence Spectre仿真器对该模型进行了验证及PLL系统仿真.
分析瞭模擬硬件描述語言Verilog-A的特點,介紹瞭基于Verilog-A語言的行為級模擬電路設計過程.以鎖相環(PLL)的子模塊壓控振盪器(VCO)的設計為例,建立瞭基于Verilog-A的行為模型進行繫統設計的新方法.根據VCO的數學模型,建立瞭中心頻率為120MHz的VCO行為模型,併利用Cadence Spectre倣真器對該模型進行瞭驗證及PLL繫統倣真.
분석료모의경건묘술어언Verilog-A적특점,개소료기우Verilog-A어언적행위급모의전로설계과정.이쇄상배(PLL)적자모괴압공진탕기(VCO)적설계위례,건립료기우Verilog-A적행위모형진행계통설계적신방법.근거VCO적수학모형,건립료중심빈솔위120MHz적VCO행위모형,병이용Cadence Spectre방진기대해모형진행료험증급PLL계통방진.