无线电通信技术
無線電通信技術
무선전통신기술
RADIO COMMUNICATIONS TECHNOLOGY
2004年
6期
25-27
,共3页
SDRAM 高速DSP CADENCE 信号完整性
SDRAM 高速DSP CADENCE 信號完整性
SDRAM 고속DSP CADENCE 신호완정성
论述了同步动态SDRAM与高速DSP处理芯片TMS320C6701接口的高速PCB板的设计过程.介绍高速PCB设计的思路和应用CadencePSD高速PCB设计软件进行板上信号完整性分析的方法,通过对器件的IBIS模型进行仿真,依靠仿真结果指导设计和制作,并经过实际试验,其测试结果与仿真结果基本吻合.系统实现了最佳性能,提高了工作效率,缩短了研发周期.
論述瞭同步動態SDRAM與高速DSP處理芯片TMS320C6701接口的高速PCB闆的設計過程.介紹高速PCB設計的思路和應用CadencePSD高速PCB設計軟件進行闆上信號完整性分析的方法,通過對器件的IBIS模型進行倣真,依靠倣真結果指導設計和製作,併經過實際試驗,其測試結果與倣真結果基本吻閤.繫統實現瞭最佳性能,提高瞭工作效率,縮短瞭研髮週期.
논술료동보동태SDRAM여고속DSP처리심편TMS320C6701접구적고속PCB판적설계과정.개소고속PCB설계적사로화응용CadencePSD고속PCB설계연건진행판상신호완정성분석적방법,통과대기건적IBIS모형진행방진,의고방진결과지도설계화제작,병경과실제시험,기측시결과여방진결과기본문합.계통실현료최가성능,제고료공작효솔,축단료연발주기.