电路与系统学报
電路與繫統學報
전로여계통학보
JOURNAL OF CIRCUITS AND SYSTEMS
2005年
6期
128-131
,共4页
FPGA%高速数据采集%数据转存
FPGA%高速數據採集%數據轉存
FPGA%고속수거채집%수거전존
设计了以FPGA器件XC2VP20为核心处理芯片的高速数据采集系统.通过XC2VP20内部实现的高速状态机和相位延迟时钟作用,采用4片高速AD器件流水工作来提高数据采集速度,同时在XC2VP20内实现的DDR控制器的作用下,将转存到由Block RAM构成一级缓冲阵列中的采集信号送至由DDR构成的主存储器中.整个数据采集系统可实现百兆以上速度的实时采集.
設計瞭以FPGA器件XC2VP20為覈心處理芯片的高速數據採集繫統.通過XC2VP20內部實現的高速狀態機和相位延遲時鐘作用,採用4片高速AD器件流水工作來提高數據採集速度,同時在XC2VP20內實現的DDR控製器的作用下,將轉存到由Block RAM構成一級緩遲陣列中的採集信號送至由DDR構成的主存儲器中.整箇數據採集繫統可實現百兆以上速度的實時採集.
설계료이FPGA기건XC2VP20위핵심처리심편적고속수거채집계통.통과XC2VP20내부실현적고속상태궤화상위연지시종작용,채용4편고속AD기건류수공작래제고수거채집속도,동시재XC2VP20내실현적DDR공제기적작용하,장전존도유Block RAM구성일급완충진렬중적채집신호송지유DDR구성적주존저기중.정개수거채집계통가실현백조이상속도적실시채집.