计算机辅助设计与图形学学报
計算機輔助設計與圖形學學報
계산궤보조설계여도형학학보
JOURNAL OF COMPUTER-AIDED DESIGN & COMPUTER GRAPHICS
2011年
9期
1621-1628
,共8页
现场可编程门阵列%装箱%布通率%爬山法
現場可編程門陣列%裝箱%佈通率%爬山法
현장가편정문진렬%장상%포통솔%파산법
为了减少电路连线寻路距离,提高FPGA装箱算法布通率,根据网线相连节点的分布情况分析了装箱操作对网线吸收和端口占用的影响,构造了布通率驱动吸引函数;并通过对关键路径的吸收来满足路径时延要求,利用爬山法提高资源利用率,提出一种FPGA装箱算法.实验结果验证了该算法的有效性.
為瞭減少電路連線尋路距離,提高FPGA裝箱算法佈通率,根據網線相連節點的分佈情況分析瞭裝箱操作對網線吸收和耑口佔用的影響,構造瞭佈通率驅動吸引函數;併通過對關鍵路徑的吸收來滿足路徑時延要求,利用爬山法提高資源利用率,提齣一種FPGA裝箱算法.實驗結果驗證瞭該算法的有效性.
위료감소전로련선심로거리,제고FPGA장상산법포통솔,근거망선상련절점적분포정황분석료장상조작대망선흡수화단구점용적영향,구조료포통솔구동흡인함수;병통과대관건로경적흡수래만족로경시연요구,이용파산법제고자원이용솔,제출일충FPGA장상산법.실험결과험증료해산법적유효성.