计算机工程
計算機工程
계산궤공정
COMPUTER ENGINEERING
2007年
17期
262-264,272
,共4页
延迟锁定环%延迟线%鉴相器%相位同步
延遲鎖定環%延遲線%鑒相器%相位同步
연지쇄정배%연지선%감상기%상위동보
数字延迟锁定环(DLL)可以产生精确的延迟效果而基本不受工艺、电源和温度等影响,常用来生成稳定的延迟或多相位的时钟信号.该文利用D触发器实现鉴相,给出了一种简洁新颖的数字电路技术的延迟锁定环(DLL)的设计方法.模拟结果表明:该DLL在工作频率范围内支持0°~360°相移,从复位到稳定的时间为2 688个参考时钟周期.在0.35μm SMIC digital CMOS工艺模型下,鉴相精度达到200ps,工作频率范围在23MHz~200MHz.该电路还具有可编程特性.
數字延遲鎖定環(DLL)可以產生精確的延遲效果而基本不受工藝、電源和溫度等影響,常用來生成穩定的延遲或多相位的時鐘信號.該文利用D觸髮器實現鑒相,給齣瞭一種簡潔新穎的數字電路技術的延遲鎖定環(DLL)的設計方法.模擬結果錶明:該DLL在工作頻率範圍內支持0°~360°相移,從複位到穩定的時間為2 688箇參攷時鐘週期.在0.35μm SMIC digital CMOS工藝模型下,鑒相精度達到200ps,工作頻率範圍在23MHz~200MHz.該電路還具有可編程特性.
수자연지쇄정배(DLL)가이산생정학적연지효과이기본불수공예、전원화온도등영향,상용래생성은정적연지혹다상위적시종신호.해문이용D촉발기실현감상,급출료일충간길신영적수자전로기술적연지쇄정배(DLL)적설계방법.모의결과표명:해DLL재공작빈솔범위내지지0°~360°상이,종복위도은정적시간위2 688개삼고시종주기.재0.35μm SMIC digital CMOS공예모형하,감상정도체도200ps,공작빈솔범위재23MHz~200MHz.해전로환구유가편정특성.