舰船电子工程
艦船電子工程
함선전자공정
SHIP ELECTRONIC ENGINEERING
2011年
2期
138-141
,共4页
自动化集成平台%FPGA%protel网络表%VHDL
自動化集成平檯%FPGA%protel網絡錶%VHDL
자동화집성평태%FPGA%protel망락표%VHDL
设计并搭建了数字电路自动化集成平台,直接完成从电路图protel网络表向VHDL语言描述的对应转化,并通过可编程逻辑器件进行集成取代原电路的分立数字逻辑器件.该设计适用于缺乏技术资料的进口武器装备指控系统电路板集成优化.protel网络表提供了相应电路的元件信息和信号传递信息.设计算法,分四步依次提取待集成电路数字逻辑部分的网络表,对应VHDL语言描述的信号定义和端口定义,元件例化定义和信号赋值.通过xilinx ISE软件综合结果验证转化的正确性,对分立的原逻辑器件进行功能仿真验证和时序仿真验证.生成比特流文件对FPGA进行配置,进行实验验证.目前已完成某指控系统文件编辑电路板的集成,证明了设计的有效性.
設計併搭建瞭數字電路自動化集成平檯,直接完成從電路圖protel網絡錶嚮VHDL語言描述的對應轉化,併通過可編程邏輯器件進行集成取代原電路的分立數字邏輯器件.該設計適用于缺乏技術資料的進口武器裝備指控繫統電路闆集成優化.protel網絡錶提供瞭相應電路的元件信息和信號傳遞信息.設計算法,分四步依次提取待集成電路數字邏輯部分的網絡錶,對應VHDL語言描述的信號定義和耑口定義,元件例化定義和信號賦值.通過xilinx ISE軟件綜閤結果驗證轉化的正確性,對分立的原邏輯器件進行功能倣真驗證和時序倣真驗證.生成比特流文件對FPGA進行配置,進行實驗驗證.目前已完成某指控繫統文件編輯電路闆的集成,證明瞭設計的有效性.
설계병탑건료수자전로자동화집성평태,직접완성종전로도protel망락표향VHDL어언묘술적대응전화,병통과가편정라집기건진행집성취대원전로적분립수자라집기건.해설계괄용우결핍기술자료적진구무기장비지공계통전로판집성우화.protel망락표제공료상응전로적원건신식화신호전체신식.설계산법,분사보의차제취대집성전로수자라집부분적망락표,대응VHDL어언묘술적신호정의화단구정의,원건례화정의화신호부치.통과xilinx ISE연건종합결과험증전화적정학성,대분립적원라집기건진행공능방진험증화시서방진험증.생성비특류문건대FPGA진행배치,진행실험험증.목전이완성모지공계통문건편집전로판적집성,증명료설계적유효성.