航空兵器
航空兵器
항공병기
HANGKONG BINGQI
2010年
1期
35-39
,共5页
FPGA%高速AD%AD9516_4有效位数
FPGA%高速AD%AD9516_4有效位數
FPGA%고속AD%AD9516_4유효위수
随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用.本文提出基于FPGA的高速AD采样设计,给出了基于FPGA的高速采样时钟设计方案以及 FPGA 对时钟芯片AD9516_4与ADC的配置设置,并对采样结果有效位数进行测定.结果证明该设计灵活、简单、通用性强.
隨著雷達技術及現代寬帶通信技術的髮展,高速ADC在數字化寬帶接收器的設計中起瞭重要作用.本文提齣基于FPGA的高速AD採樣設計,給齣瞭基于FPGA的高速採樣時鐘設計方案以及 FPGA 對時鐘芯片AD9516_4與ADC的配置設置,併對採樣結果有效位數進行測定.結果證明該設計靈活、簡單、通用性彊.
수착뢰체기술급현대관대통신기술적발전,고속ADC재수자화관대접수기적설계중기료중요작용.본문제출기우FPGA적고속AD채양설계,급출료기우FPGA적고속채양시종설계방안이급 FPGA 대시종심편AD9516_4여ADC적배치설치,병대채양결과유효위수진행측정.결과증명해설계령활、간단、통용성강.