现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2009年
11期
5-6,10
,共3页
左广霞%李正生%何彬%李庆坤%马文彦
左廣霞%李正生%何彬%李慶坤%馬文彥
좌엄하%리정생%하빈%리경곤%마문언
跳频%直接数字频率合成%锁相式频率合成%AD9850%LMX2306
跳頻%直接數字頻率閤成%鎖相式頻率閤成%AD9850%LMX2306
도빈%직접수자빈솔합성%쇄상식빈솔합성%AD9850%LMX2306
跣频频率合成器是跳频收发系统设计的核心,也是技术实现的一个难点.提出一种应用DDS和PLL实现高速跳频的频率合成设计方案,并对其硬件进行了详细设计,最后对其所能达到的性能指标进行估算.结果表明,该方案能够满足系统设计的要求,其创新点在于把DDS和PLL的优点有机地结合起来实现了高速跳频,摒弃了用直接数字频率合成DDS输出频率不能太高或用锁相环PLL合成频率锁定时间较长的缺点.
跣頻頻率閤成器是跳頻收髮繫統設計的覈心,也是技術實現的一箇難點.提齣一種應用DDS和PLL實現高速跳頻的頻率閤成設計方案,併對其硬件進行瞭詳細設計,最後對其所能達到的性能指標進行估算.結果錶明,該方案能夠滿足繫統設計的要求,其創新點在于把DDS和PLL的優點有機地結閤起來實現瞭高速跳頻,摒棄瞭用直接數字頻率閤成DDS輸齣頻率不能太高或用鎖相環PLL閤成頻率鎖定時間較長的缺點.
선빈빈솔합성기시도빈수발계통설계적핵심,야시기술실현적일개난점.제출일충응용DDS화PLL실현고속도빈적빈솔합성설계방안,병대기경건진행료상세설계,최후대기소능체도적성능지표진행고산.결과표명,해방안능구만족계통설계적요구,기창신점재우파DDS화PLL적우점유궤지결합기래실현료고속도빈,병기료용직접수자빈솔합성DDS수출빈솔불능태고혹용쇄상배PLL합성빈솔쇄정시간교장적결점.