国防科技大学学报
國防科技大學學報
국방과기대학학보
JOURNAL OF NATIONAL UNIVERSITY OF DEFENSE TECHNOLOGY
2010年
4期
94-99
,共6页
周宏伟%邓让钰%窦强%齐树波%沈长云
週宏偉%鄧讓鈺%竇彊%齊樹波%瀋長雲
주굉위%산양옥%두강%제수파%침장운
多核处理器%互连%PCI-E
多覈處理器%互連%PCI-E
다핵처리기%호련%PCI-E
并行是提高计算机性能最主要的方法,随着集成电路生产工艺的不断发展,除了在单个芯片内集成更多的处理器核外,通过集成高速互连网络接口构建多路并行系统一直是提高高性能计算机并行性的主要方式.提出了一种面向多核微处理器的互连接口的设计方案,基于精简的PCI-E总线协议,采用高速串行数据传输技术,支持Cache一致性报文和大块数据传输报文,能够用于实现4个处理器的直接互连.模拟结果表明,优化设计的互连接口每个接口能够实现64Gbps的双向最大有效带宽,最小传输延迟为120ns,能够较好平衡不同报文类型对带宽和传输延时的要求.
併行是提高計算機性能最主要的方法,隨著集成電路生產工藝的不斷髮展,除瞭在單箇芯片內集成更多的處理器覈外,通過集成高速互連網絡接口構建多路併行繫統一直是提高高性能計算機併行性的主要方式.提齣瞭一種麵嚮多覈微處理器的互連接口的設計方案,基于精簡的PCI-E總線協議,採用高速串行數據傳輸技術,支持Cache一緻性報文和大塊數據傳輸報文,能夠用于實現4箇處理器的直接互連.模擬結果錶明,優化設計的互連接口每箇接口能夠實現64Gbps的雙嚮最大有效帶寬,最小傳輸延遲為120ns,能夠較好平衡不同報文類型對帶寬和傳輸延時的要求.
병행시제고계산궤성능최주요적방법,수착집성전로생산공예적불단발전,제료재단개심편내집성경다적처리기핵외,통과집성고속호련망락접구구건다로병행계통일직시제고고성능계산궤병행성적주요방식.제출료일충면향다핵미처리기적호련접구적설계방안,기우정간적PCI-E총선협의,채용고속천행수거전수기술,지지Cache일치성보문화대괴수거전수보문,능구용우실현4개처리기적직접호련.모의결과표명,우화설계적호련접구매개접구능구실현64Gbps적쌍향최대유효대관,최소전수연지위120ns,능구교호평형불동보문류형대대관화전수연시적요구.