电视技术
電視技術
전시기술
TV ENGINEERING
2009年
3期
23-25
,共3页
AVS标准%指数哥伦布码%熵解码器
AVS標準%指數哥倫佈碼%熵解碼器
AVS표준%지수가륜포마%적해마기
提出了一种基于AVS标准熵解码器的设计方案.采用桶形移位器进行移位,采用并行结构确定码长.采用算术方法对19张码表进行算术优化,从而减小了芯片面积,提高了解码速度.采用Verilog HDL语言进行源代码设计和仿真.在0.25 μmCMOS工艺库下,用Design Compiler进行综合,面积为1.5万门左右,最高频率达100 MHz,达到实时解码高清AVS码流要求.
提齣瞭一種基于AVS標準熵解碼器的設計方案.採用桶形移位器進行移位,採用併行結構確定碼長.採用算術方法對19張碼錶進行算術優化,從而減小瞭芯片麵積,提高瞭解碼速度.採用Verilog HDL語言進行源代碼設計和倣真.在0.25 μmCMOS工藝庫下,用Design Compiler進行綜閤,麵積為1.5萬門左右,最高頻率達100 MHz,達到實時解碼高清AVS碼流要求.
제출료일충기우AVS표준적해마기적설계방안.채용통형이위기진행이위,채용병행결구학정마장.채용산술방법대19장마표진행산술우화,종이감소료심편면적,제고료해마속도.채용Verilog HDL어언진행원대마설계화방진.재0.25 μmCMOS공예고하,용Design Compiler진행종합,면적위1.5만문좌우,최고빈솔체100 MHz,체도실시해마고청AVS마류요구.