电力电子技术
電力電子技術
전력전자기술
POWER ELECTRONICS
2010年
12期
44-46
,共3页
数字电源%模数转换器%延迟环
數字電源%模數轉換器%延遲環
수자전원%모수전환기%연지배
针对用于数字控制DC/DC变换器中模数转换器(ADC)的特点,提出了一种改进型的延迟环ADC.该ADC工作在低电源电压下,输入电压范围为0.8~1.42 V,5位二进制编码输出高电位为1.2 V,电压转换精度为20 mV/LSB,采样频率最高可达50 MHz.电路工作有两种控制方式可选,一是外加频率为50 MHz的脉冲信号,一是外接1.2 V的电源电压进入自循环状态.最后,在SMIC 0.13 μm CMOS 1.2 V工艺下对电路进行了仿真和版图设计,仿真结果表明达到了预期的设计要求.
針對用于數字控製DC/DC變換器中模數轉換器(ADC)的特點,提齣瞭一種改進型的延遲環ADC.該ADC工作在低電源電壓下,輸入電壓範圍為0.8~1.42 V,5位二進製編碼輸齣高電位為1.2 V,電壓轉換精度為20 mV/LSB,採樣頻率最高可達50 MHz.電路工作有兩種控製方式可選,一是外加頻率為50 MHz的脈遲信號,一是外接1.2 V的電源電壓進入自循環狀態.最後,在SMIC 0.13 μm CMOS 1.2 V工藝下對電路進行瞭倣真和版圖設計,倣真結果錶明達到瞭預期的設計要求.
침대용우수자공제DC/DC변환기중모수전환기(ADC)적특점,제출료일충개진형적연지배ADC.해ADC공작재저전원전압하,수입전압범위위0.8~1.42 V,5위이진제편마수출고전위위1.2 V,전압전환정도위20 mV/LSB,채양빈솔최고가체50 MHz.전로공작유량충공제방식가선,일시외가빈솔위50 MHz적맥충신호,일시외접1.2 V적전원전압진입자순배상태.최후,재SMIC 0.13 μm CMOS 1.2 V공예하대전로진행료방진화판도설계,방진결과표명체도료예기적설계요구.