中国测试技术
中國測試技術
중국측시기술
CHINA MEASUREMENT TECHNOLOGY
2007年
1期
105-107
,共3页
潘小冬%陈泽祥%黄自力%高升久
潘小鼕%陳澤祥%黃自力%高升久
반소동%진택상%황자력%고승구
I2C总线%FPGA%有限状态机(FSM)%Verilog HDL%初始化
I2C總線%FPGA%有限狀態機(FSM)%Verilog HDL%初始化
I2C총선%FPGA%유한상태궤(FSM)%Verilog HDL%초시화
以I2C总线协议为根据,用有限状态机(FSM:Finite State Machine)设计了基于FPGA的I2C初始化程序模块.主要内容包括简述I2C总线的特点;介绍用FPGA中FSM开发I2C总线模块时的设计思想和实现过程;给出并解释了部分用Verilog HDL描述I2C总线初始化SAA7111和SAA7121的程序,最后在QuartusⅡ中进行了I2C总线主从模式下的时序仿真和用其内嵌逻辑软分析仪SignalTapⅡ完成了硬件调试.
以I2C總線協議為根據,用有限狀態機(FSM:Finite State Machine)設計瞭基于FPGA的I2C初始化程序模塊.主要內容包括簡述I2C總線的特點;介紹用FPGA中FSM開髮I2C總線模塊時的設計思想和實現過程;給齣併解釋瞭部分用Verilog HDL描述I2C總線初始化SAA7111和SAA7121的程序,最後在QuartusⅡ中進行瞭I2C總線主從模式下的時序倣真和用其內嵌邏輯軟分析儀SignalTapⅡ完成瞭硬件調試.
이I2C총선협의위근거,용유한상태궤(FSM:Finite State Machine)설계료기우FPGA적I2C초시화정서모괴.주요내용포괄간술I2C총선적특점;개소용FPGA중FSM개발I2C총선모괴시적설계사상화실현과정;급출병해석료부분용Verilog HDL묘술I2C총선초시화SAA7111화SAA7121적정서,최후재QuartusⅡ중진행료I2C총선주종모식하적시서방진화용기내감라집연분석의SignalTapⅡ완성료경건조시.