计算机学报
計算機學報
계산궤학보
CHINESE JOURNAL OF COMPUTERS
2007年
12期
2101-2108
,共8页
郑兆青%桑红石%赖晓玲%沈绪榜
鄭兆青%桑紅石%賴曉玲%瀋緒榜
정조청%상홍석%뢰효령%침서방
H.264%VLSI结构%块匹配%运动估计%视频编码
H.264%VLSI結構%塊匹配%運動估計%視頻編碼
H.264%VLSI결구%괴필배%운동고계%시빈편마
提出了一种新的用于H.264/AVC的分数运动估计VLSI结构.首先改进分数运动估计算法的迭代顺序,将1/2像素精度和1/4像素精度的串行搜索改为同时进行,设计出一种空间上具有更高并行度的VLSI结构;另外该结构不需要输入和输出1/2插值数据,因此减少了存储带宽需求.该结构计算H.264/AVC中一个宏块1/4像素精度的41个运动向量需要1344个时钟周期.在0.18 μm CMOS工艺下作了逻辑综合和仿真,结果表明时钟频率为147MHz时,面积为276k门,能够满足SDTV(1280×720)@30Hz的视频编码需要.相比现有结构,该结构降低了存储访问带宽需求,提高了数据吞吐率.
提齣瞭一種新的用于H.264/AVC的分數運動估計VLSI結構.首先改進分數運動估計算法的迭代順序,將1/2像素精度和1/4像素精度的串行搜索改為同時進行,設計齣一種空間上具有更高併行度的VLSI結構;另外該結構不需要輸入和輸齣1/2插值數據,因此減少瞭存儲帶寬需求.該結構計算H.264/AVC中一箇宏塊1/4像素精度的41箇運動嚮量需要1344箇時鐘週期.在0.18 μm CMOS工藝下作瞭邏輯綜閤和倣真,結果錶明時鐘頻率為147MHz時,麵積為276k門,能夠滿足SDTV(1280×720)@30Hz的視頻編碼需要.相比現有結構,該結構降低瞭存儲訪問帶寬需求,提高瞭數據吞吐率.
제출료일충신적용우H.264/AVC적분수운동고계VLSI결구.수선개진분수운동고계산법적질대순서,장1/2상소정도화1/4상소정도적천행수색개위동시진행,설계출일충공간상구유경고병행도적VLSI결구;령외해결구불수요수입화수출1/2삽치수거,인차감소료존저대관수구.해결구계산H.264/AVC중일개굉괴1/4상소정도적41개운동향량수요1344개시종주기.재0.18 μm CMOS공예하작료라집종합화방진,결과표명시종빈솔위147MHz시,면적위276k문,능구만족SDTV(1280×720)@30Hz적시빈편마수요.상비현유결구,해결구강저료존저방문대관수구,제고료수거탄토솔.