杭州电子科技大学学报
杭州電子科技大學學報
항주전자과기대학학보
JOURNAL OF HANGZHOU DIANZI UNIVERSITY
2011年
1期
37-40
,共4页
现场可编程门阵列%早期获取%动态可重构%内部配置接口
現場可編程門陣列%早期穫取%動態可重構%內部配置接口
현장가편정문진렬%조기획취%동태가중구%내부배치접구
该文采用最新的基于EAPR的动态部分重构的方法,利用IP核构建片上系统的思想,设计出PowerPC405加FPGA的硬件平台设计可重构系统,FPGA采用CompactFlash配置方式,由硬核处理器PPC405控制内部配置访问接口实现动态部分可重构.该设计实现了硬件资源的时分复用,提高了FPGA的利用率,缩短了重配置时间,并在Virtex Ⅱ Pro FPGA上进行了功能验证.
該文採用最新的基于EAPR的動態部分重構的方法,利用IP覈構建片上繫統的思想,設計齣PowerPC405加FPGA的硬件平檯設計可重構繫統,FPGA採用CompactFlash配置方式,由硬覈處理器PPC405控製內部配置訪問接口實現動態部分可重構.該設計實現瞭硬件資源的時分複用,提高瞭FPGA的利用率,縮短瞭重配置時間,併在Virtex Ⅱ Pro FPGA上進行瞭功能驗證.
해문채용최신적기우EAPR적동태부분중구적방법,이용IP핵구건편상계통적사상,설계출PowerPC405가FPGA적경건평태설계가중구계통,FPGA채용CompactFlash배치방식,유경핵처리기PPC405공제내부배치방문접구실현동태부분가중구.해설계실현료경건자원적시분복용,제고료FPGA적이용솔,축단료중배치시간,병재Virtex Ⅱ Pro FPGA상진행료공능험증.