电路与系统学报
電路與繫統學報
전로여계통학보
JOURNAL OF CIRCUITS AND SYSTEMS
2004年
6期
26-28
,共3页
低功耗%触发器%CMOS%集成电路
低功耗%觸髮器%CMOS%集成電路
저공모%촉발기%CMOS%집성전로
本文从简化触发器内部锁存器结构以降低功耗的要求出发,提出了一种新型的半静态D触发器设计.PSPICE模拟表明,新设计逻辑功能正确.与以往一些设计相比,新设计在功耗和速度上获得显著改进.
本文從簡化觸髮器內部鎖存器結構以降低功耗的要求齣髮,提齣瞭一種新型的半靜態D觸髮器設計.PSPICE模擬錶明,新設計邏輯功能正確.與以往一些設計相比,新設計在功耗和速度上穫得顯著改進.
본문종간화촉발기내부쇄존기결구이강저공모적요구출발,제출료일충신형적반정태D촉발기설계.PSPICE모의표명,신설계라집공능정학.여이왕일사설계상비,신설계재공모화속도상획득현저개진.