天津大学学报
天津大學學報
천진대학학보
JOURNAL OF TIANJIN UNIVERSITY SCIENCE AND TECHNOLOGY
2011年
2期
95-100
,共6页
电磁层析成像%现场可编程门阵列(FPGA)%数字解调%图像重建
電磁層析成像%現場可編程門陣列(FPGA)%數字解調%圖像重建
전자층석성상%현장가편정문진렬(FPGA)%수자해조%도상중건
为了提高电磁层析成像(EMT)系统的性能,设计了一套基于FPGA的EMT系统.DDS模块、数字解调模块、MCU控制模块、DA接口模块、AD接口模块和USB通信模块均集成在一块FPGA芯片中.分析了激励频率、采样频率和MAC IP核累加点数3者对解调过程的误差的影响,提出了通用的设计原则.通过信噪比实验对系统进行了评价和激励频率的优选,采用基于截断奇异值的反投影法获得不同分布的重建图像,其成像速度达到了27帧/s.高度的集成化提高了系统的稳定性,降低了调试难度.该系统设计方案也可以移植到EIT、ECT和ERT系统.
為瞭提高電磁層析成像(EMT)繫統的性能,設計瞭一套基于FPGA的EMT繫統.DDS模塊、數字解調模塊、MCU控製模塊、DA接口模塊、AD接口模塊和USB通信模塊均集成在一塊FPGA芯片中.分析瞭激勵頻率、採樣頻率和MAC IP覈纍加點數3者對解調過程的誤差的影響,提齣瞭通用的設計原則.通過信譟比實驗對繫統進行瞭評價和激勵頻率的優選,採用基于截斷奇異值的反投影法穫得不同分佈的重建圖像,其成像速度達到瞭27幀/s.高度的集成化提高瞭繫統的穩定性,降低瞭調試難度.該繫統設計方案也可以移植到EIT、ECT和ERT繫統.
위료제고전자층석성상(EMT)계통적성능,설계료일투기우FPGA적EMT계통.DDS모괴、수자해조모괴、MCU공제모괴、DA접구모괴、AD접구모괴화USB통신모괴균집성재일괴FPGA심편중.분석료격려빈솔、채양빈솔화MAC IP핵루가점수3자대해조과정적오차적영향,제출료통용적설계원칙.통과신조비실험대계통진행료평개화격려빈솔적우선,채용기우절단기이치적반투영법획득불동분포적중건도상,기성상속도체도료27정/s.고도적집성화제고료계통적은정성,강저료조시난도.해계통설계방안야가이이식도EIT、ECT화ERT계통.