电工文摘
電工文摘
전공문적
ELECTRICIAN ABSTRACTS
2012年
2期
50-52
,共3页
飞速转换法%优化设计%除法器%SRT算法%单精度浮点
飛速轉換法%優化設計%除法器%SRT算法%單精度浮點
비속전환법%우화설계%제법기%SRT산법%단정도부점
针对基于SRT算法的单精度浮点除法器进行优化设计,采用VHDL语言,在FPGA上实现了单精度浮点除法器的设计,并结合飞速转换法对除法器的关键部分进行时间延时的改善,具有高精度性以及较宽的运算范围,可以满足自适应语音编码的要求.最后,使用NC-sim和Maxplus2仿真软件进行仿真,使用Synplify进行逻辑综合,达到优化设计的预期效果.
針對基于SRT算法的單精度浮點除法器進行優化設計,採用VHDL語言,在FPGA上實現瞭單精度浮點除法器的設計,併結閤飛速轉換法對除法器的關鍵部分進行時間延時的改善,具有高精度性以及較寬的運算範圍,可以滿足自適應語音編碼的要求.最後,使用NC-sim和Maxplus2倣真軟件進行倣真,使用Synplify進行邏輯綜閤,達到優化設計的預期效果.
침대기우SRT산법적단정도부점제법기진행우화설계,채용VHDL어언,재FPGA상실현료단정도부점제법기적설계,병결합비속전환법대제법기적관건부분진행시간연시적개선,구유고정도성이급교관적운산범위,가이만족자괄응어음편마적요구.최후,사용NC-sim화Maxplus2방진연건진행방진,사용Synplify진행라집종합,체도우화설계적예기효과.