河南科技大学学报(自然科学版)
河南科技大學學報(自然科學版)
하남과기대학학보(자연과학판)
JOURNAL OF HENAN UNIVERSITY OF SCIENCE & TECHNOLOGY(NATURAL SCIENCE)
2008年
6期
34-37
,共4页
现场可编程门阵列%EDA%快速浮点除法器%IP核
現場可編程門陣列%EDA%快速浮點除法器%IP覈
현장가편정문진렬%EDA%쾌속부점제법기%IP핵
利用Altera的Quartus II软件开发平台在FPGA上实现了快速浮点除法器IP核的设计.该IP核的算法采用存储运算过程中的一些乘积项,有效地减少了除法运算过程中的移位操作,提高了浮点除法的运算速度及算法的效率.同时,基于FPGA的浮点除法器IP核具有很好的可移植性和复用性,适合应用到各种嵌入式和通用处理器中,从而提高复杂数字系统的设计效率,具有广泛的推广应用价值.
利用Altera的Quartus II軟件開髮平檯在FPGA上實現瞭快速浮點除法器IP覈的設計.該IP覈的算法採用存儲運算過程中的一些乘積項,有效地減少瞭除法運算過程中的移位操作,提高瞭浮點除法的運算速度及算法的效率.同時,基于FPGA的浮點除法器IP覈具有很好的可移植性和複用性,適閤應用到各種嵌入式和通用處理器中,從而提高複雜數字繫統的設計效率,具有廣汎的推廣應用價值.
이용Altera적Quartus II연건개발평태재FPGA상실현료쾌속부점제법기IP핵적설계.해IP핵적산법채용존저운산과정중적일사승적항,유효지감소료제법운산과정중적이위조작,제고료부점제법적운산속도급산법적효솔.동시,기우FPGA적부점제법기IP핵구유흔호적가이식성화복용성,괄합응용도각충감입식화통용처리기중,종이제고복잡수자계통적설계효솔,구유엄범적추엄응용개치.