河北科技大学学报
河北科技大學學報
하북과기대학학보
JOURNAL OF THE HEBEI UNIVERSITY OF SCIENCE AND ECHNOLOGY
2012年
1期
50-55
,共6页
流水线ADC%增益自举%折叠共源共栅%采样电路
流水線ADC%增益自舉%摺疊共源共柵%採樣電路
류수선ADC%증익자거%절첩공원공책%채양전로
设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0V电源电压下,单端负载为2 pF,采用华润上华(CSMC)0.5 μm 5 V CMOS工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3 dB,单位增益带宽为316MHz.精度为0.01%时的建立时间为4.3 ns.
設計瞭一種具有高增益、大帶寬的全差分摺疊式共源共柵增益自舉運算放大電路,適用于高速高精度流水線模數轉換器餘量增益電路(MDAC)的應用,增益自舉運算放大器的主放大器和子放大器均採用摺疊式共源共柵差分結構,併且主放大器採用開關電容共模反饋來穩定輸齣電壓,該放大器工作在5.0V電源電壓下,單耑負載為2 pF,採用華潤上華(CSMC)0.5 μm 5 V CMOS工藝對電路進行倣真測試,結果顯示該運放的直流增益可達到126.3 dB,單位增益帶寬為316MHz.精度為0.01%時的建立時間為4.3 ns.
설계료일충구유고증익、대대관적전차분절첩식공원공책증익자거운산방대전로,괄용우고속고정도류수선모수전환기여량증익전로(MDAC)적응용,증익자거운산방대기적주방대기화자방대기균채용절첩식공원공책차분결구,병차주방대기채용개관전용공모반궤래은정수출전압,해방대기공작재5.0V전원전압하,단단부재위2 pF,채용화윤상화(CSMC)0.5 μm 5 V CMOS공예대전로진행방진측시,결과현시해운방적직류증익가체도126.3 dB,단위증익대관위316MHz.정도위0.01%시적건립시간위4.3 ns.