计算机学报
計算機學報
계산궤학보
CHINESE JOURNAL OF COMPUTERS
2011年
9期
1697-1704
,共8页
孙海珺%王宣明%卢晓博%邵志标
孫海珺%王宣明%盧曉博%邵誌標
손해군%왕선명%로효박%소지표
功耗%内建自测试%权重%测试序列%格雷码
功耗%內建自測試%權重%測試序列%格雷碼
공모%내건자측시%권중%측시서렬%격뢰마
为了降低组合电路内建自测试的测试功耗,提出了一种基于格雷码的测试序列分配算法.分组式格雷码序列和种子序列相异或生成单跳变测试序列,根据电路的基本输入权重,合理分配测试序列位,减少了电路内部节点的跳变,有效降低了电路的测试功耗.该算法应用在改进的布斯二阶乘法器的自测试中,根据不同的数据通道位宽,相对于传统自测试架构,测试功耗降低了 35.6%~43.7%,并且不影响乘法器的性能.对ISCA85基准电路的测试结果表明,该算法降低了测试功耗,具有高的故障覆盖率和少的测试长度,与LFSR相比功耗下降了59.3%~97.3%,并且硬件开销小.实验结果表明,该算法有效降低了组合电路的测试功耗,特别适合于系统级芯片内部模块的内建自测试.
為瞭降低組閤電路內建自測試的測試功耗,提齣瞭一種基于格雷碼的測試序列分配算法.分組式格雷碼序列和種子序列相異或生成單跳變測試序列,根據電路的基本輸入權重,閤理分配測試序列位,減少瞭電路內部節點的跳變,有效降低瞭電路的測試功耗.該算法應用在改進的佈斯二階乘法器的自測試中,根據不同的數據通道位寬,相對于傳統自測試架構,測試功耗降低瞭 35.6%~43.7%,併且不影響乘法器的性能.對ISCA85基準電路的測試結果錶明,該算法降低瞭測試功耗,具有高的故障覆蓋率和少的測試長度,與LFSR相比功耗下降瞭59.3%~97.3%,併且硬件開銷小.實驗結果錶明,該算法有效降低瞭組閤電路的測試功耗,特彆適閤于繫統級芯片內部模塊的內建自測試.
위료강저조합전로내건자측시적측시공모,제출료일충기우격뢰마적측시서렬분배산법.분조식격뢰마서렬화충자서렬상이혹생성단도변측시서렬,근거전로적기본수입권중,합리분배측시서렬위,감소료전로내부절점적도변,유효강저료전로적측시공모.해산법응용재개진적포사이계승법기적자측시중,근거불동적수거통도위관,상대우전통자측시가구,측시공모강저료 35.6%~43.7%,병차불영향승법기적성능.대ISCA85기준전로적측시결과표명,해산법강저료측시공모,구유고적고장복개솔화소적측시장도,여LFSR상비공모하강료59.3%~97.3%,병차경건개소소.실험결과표명,해산법유효강저료조합전로적측시공모,특별괄합우계통급심편내부모괴적내건자측시.