科学技术与工程
科學技術與工程
과학기술여공정
SCIENCE TECHNOLOGY AND ENGINEERING
2011年
2期
355-358,362
,共5页
DSP Builder%直接数字频率合成器%四相相移键控%十六进制正交幅度调制%仿真
DSP Builder%直接數字頻率閤成器%四相相移鍵控%十六進製正交幅度調製%倣真
DSP Builder%직접수자빈솔합성기%사상상이건공%십륙진제정교폭도조제%방진
设计使用DSP Builder实现了基于现场可编程门阵列(Field-Programmable Gates Array,FPGA)的数字调制器.首先,在Simulink中采用DSP Builder的模块建立直接数字频率合成器(Direct Digital Synthesizer,DDS)子系统模型,根据它分别建立四相相移键控(Quaternary Phase Shift Keying,QPSK)和十六进制正交幅度调制(16-Quadrature Amplitude Modulation,16QAM)系统模型;然后使用Signal Compiler工具生成与其对应的HDL设计文件和TCL脚本;最后使用Quartus II和ModelSim共同完成功能和时序仿真.仿真结果表明该设计方法正确有效,可广泛应用于数字调制技术的FPGA实现.
設計使用DSP Builder實現瞭基于現場可編程門陣列(Field-Programmable Gates Array,FPGA)的數字調製器.首先,在Simulink中採用DSP Builder的模塊建立直接數字頻率閤成器(Direct Digital Synthesizer,DDS)子繫統模型,根據它分彆建立四相相移鍵控(Quaternary Phase Shift Keying,QPSK)和十六進製正交幅度調製(16-Quadrature Amplitude Modulation,16QAM)繫統模型;然後使用Signal Compiler工具生成與其對應的HDL設計文件和TCL腳本;最後使用Quartus II和ModelSim共同完成功能和時序倣真.倣真結果錶明該設計方法正確有效,可廣汎應用于數字調製技術的FPGA實現.
설계사용DSP Builder실현료기우현장가편정문진렬(Field-Programmable Gates Array,FPGA)적수자조제기.수선,재Simulink중채용DSP Builder적모괴건립직접수자빈솔합성기(Direct Digital Synthesizer,DDS)자계통모형,근거타분별건립사상상이건공(Quaternary Phase Shift Keying,QPSK)화십륙진제정교폭도조제(16-Quadrature Amplitude Modulation,16QAM)계통모형;연후사용Signal Compiler공구생성여기대응적HDL설계문건화TCL각본;최후사용Quartus II화ModelSim공동완성공능화시서방진.방진결과표명해설계방법정학유효,가엄범응용우수자조제기술적FPGA실현.